Areas | |
---|---|
Serie de libros (95) |
1329
|
Letra |
2300
|
Ciencias Naturales |
5356
|
Ciencias Ingeniería |
1751
|
Ingeniería | 285 |
Ingeniería mecánica y de proceso | 844 |
Ingeniería eléctrica | 672 |
Mineria y metalurgía | 30 |
Arquitectura e ingeniería civil | 73 |
General |
91
|
Leitlinien Unfallchirurgie
5. Auflage bestellen |
Indice, Datei (33 KB)
Prologo, Datei (29 KB)
Lectura de prueba, Datei (84 KB)
In dieser Arbeit werden unterschiedliche fehlertolerante Prozessoren optimiert, entwickelt und verglichen unter Berücksichtigung eines Einsatzes in Automobilanwendungen. Als eine Option wird ein fehlererkennendes Zweiprozessorsystem (Dual Core) einer kompletten Fehleranalyse unterworfen und bezüglich Single Points of Failure und Common Cause Fehlermöglichkeiten optimiert. Dabei wird das Zweiprozessorsystem nicht speziell für einen bestimmten Prozessor ausgelegt. Vielmehr gelingt es, einen generischen Rahmen für ein Zweiprozessorsystem zu entwickeln. Dieser Rahmen ist für jeden Prozessor nach der Harvard Architektur einsetzbar, ohne dass Modifikationen an den Prozessoren selbst vorgenommen werden müssen. Des weiteren muss nur einmalig eine Sicherheitsanalyse für den Rahmen durchgeführt werden, die unabhängig von den einsetzbaren Prozessoren gültig ist. Ein Schwachpunkt bei Zweiprozessorsystemen ist, dass sie fehlerhafte Daten nach außen, z.B. in den Datenspeicher, propagieren können und dadurch ein Softwarerecovery erschweren. Dieser Schwachpunkt wird durch eine Fehlerkapselung behoben. Einen weiteren neuen Ansatz bei einem Zweiprozessorsystem gegenüber dem Stand der Technik stellt das rekonfigurierbare generische Zweiprozessorsystem dar. Zweiprozessorsysteme werden bisher entweder explizit nur zur Fehlererkennung oder explizit nur zur Performanzsteigerung eingesetzt. Das rekonfigurierbare Zweiprozessorsystem kann jedoch während des Betriebes innerhalb weniger Takte zwischen den beiden Modi Performanz und Sicherheit umschalten. Im Performanzmodus arbeiten beide Prozessoren unterschiedliche Tasks ab, während sie im Sicherheitsmodus dieselben Befehle abarbeiten und ihre Ausgangsdaten verglichen werden. Bei einer Umschaltung zwischen den beiden Modi wird auch der Takt des Prozessors 2 umgeschaltet: Im Sicherheitsmodus arbeitet Prozessor 2 mit einem Taktversatz von 1,5 Takten gegenüber Prozessor 1 und im Performanzmodus arbeitet er taktsynchron. Die Umschaltung des Taktes ist notwendig, um im Sicherheitsmodus eine Absicherung gegen Common Cause Fehler zu erreichen und um im Performanzmodus keine Leistungseinbußen zu erhalten. Auch für dieses System erfolgt eine generische Auslegung und die Durchführung einer Fehlerinjektion.
ISBN-10 (Impresion) | 3865377920 |
ISBN-13 (Impresion) | 9783865377920 |
ISBN-13 (E-Book) | 9783736917927 |
Idioma | Deutsch |
Numero de paginas | 170 |
Edicion | 1 |
Volumen | 0 |
Lugar de publicacion | Göttingen |
Lugar de la disertacion | Wien |
Fecha de publicacion | 08.02.2006 |
Clasificacion simple | Tesis doctoral |
Area |
Ingeniería eléctrica
|